JEDEC发布全新LPDDR6内存标准,提升移动设备及AI应用的性能、能效与安全性

固态技术协会(Joint Electron Device Engineering Council,简称“JEDEC”)日前正式发布了LPDDR6内存标准,规范编号JESD209-6。该标准旨在提升移动设备及AI应用的性能、能效与安全性。

LPDDR6在设计上实现了多维度集成优化。在性能方面,它采用了双子通道架构,每颗裸片(Die)支持两个子通道,每个子通道包含12个数据信号线(DQ),同时保持最小访问间隔32字节。每个子通道还包含4个指令/寻址(CA)指令。该标准支持静态能效模式,可支持更大容量并优化Bank资源利用;其弹性数据访问功能支持实时突发长度控制,能够进行32字节或64字节的访问;此外,LPDDR6还支持动态写入NT-ODT(非目标片上终止)。

虽然JEDEC未规定具体数据传输率,但此前信息显示其起步速率预计超过10Gbps,可达10667Mbps,最高有望达到14400Mbps(14.4GHz)。相较之下,LPDDR5起步为6400Mbps,LPDDR5X为8533Mbps,SK海力士LPDDR5T为9600Mbps。

在能效方面,LPDDR6进一步降低了电压和功耗,采用VDD2双电源供电。节能特性还包括交替时钟命令输入;低功耗动态电压频率调整(DVFSL),可在低频率运行时减少VDD2供电;动态效率模式,通过采用单个子通道接口,适用于低功耗、低带宽场景;以及支持部分自刷新和主动刷新以降低刷新功耗。

安全性与可靠性方面,LPDDR6集成了多项机制,包括支持每行激活计数(PRAC)以确保内存数据完整性;支持预留元模式(Carve-Out Meta),通过为关键任务分配特定内存区域来提高系统可靠性;同时支持可编程链路保护机制、ECC纠错校验、命令/地址(CA)奇偶校验、错误擦洗和片内自测试(MBIST),以增强错误检测能力和系统可靠性。